Deep_Zc706 / Xc7Z035 / Xc7Z045 / Xc7035 / Xc7045 Xilinx Zynq Płytka Rozwojowa

Deep_Zc706 / Xc7Z035 / Xc7Z045 / Xc7035 / Xc7045 Xilinx Zynq Płytka Rozwojowa

★★★★★
W magazynie
3985,20 zł

Zamówienie

przez Aliexpress

  • Bezpieczna płatność: Visa, Mastercard i Maestro
  • Czas dostawy: 10-30 dni

Deep_Zc706 / Xc7Z035 / Xc7Z045 / Xc7035 / Xc7045 Xilinx Zynq Płytka Rozwojowa Dane techniczne

is_customized: Tak
Test1: 4
Numer modelu: DEEP_ZC706
Test4: 4

Nowy użytkownik otrzymuje zwrot gotówki w wysokości 3 USD przy pierwszym zamówieniu

Zamówienie

Deep_Zc706 / Xc7Z035 / Xc7Z045 / Xc7035 / Xc7045 Xilinx Zynq Płytka Rozwojowa Opisy

Zainstaluj płytę rozwojową, czyli płytę główną + dolną płytę (taką samą jak urządzenia przemysłowe) + komponenty rozpraszania ciepła + standardowe akcesoria
podsumowanie:
DEEP_ZC706 to wysokiej klasy produkt starannie zaprojektowany przez DEEP studio, który jest oparty na platformie Xilinx ZYNQ.< deska br / > dla rozwoju DEEP_ZC706 pochodzi z Xilinx oryginalny ZC706, i różni się od niego:
w strukturze obwodu został znacznie zoptymalizowany i uproszczony, a koszt, niezawodność i stabilność zostały znacznie ulepszone.płyta główna jest wyposażony w układ XC7Z035 Zynq
dołożymy wszelkich starań, aby śledzić oryginalne pomysły projektowe i zachować odpowiednie funkcje
wzornictwo przemysłowe, niezbędna ochrona interfejsu, może zaspokoić potrzeby odpowiednich branż dla produktu i certyfikacji
oddzielenie płyty głównej i dolnej płyty pozwala DEEP_ZC706, aby zaspokoić wiele zastosowań, w tym sztucznej inteligencji, wizji monokularowej i obuocznej, systemów ultradźwiękowych i endoskopowych, i inne urządzenia biomedyczne/Medyczne.
w ogólnym projektowania oprogramowania, poprzez kadencji-platformy przechwytywania + Allegro rozwoju oprogramowania, może być bardziej wygodne dla użytkowników do rozwoju zawodowego
na stopniowe doskonalenie sprzętu moduł walidacji, związane środowisko programistyczne, aplikacje oprogramowania i FPGA procedury + tutoriale zmniejsza złożoność pisania kodu i poprawia czas realizacji projektu.główne cechy i zalety: zapewnienie niezawodności: inżynierowie R & D mogą kupować płyty główne w partiach i osiągać własne płyty produktów, upraszczając złożoność projektu, skróć cykl projektowy i zwiększ produktywność osobistą.kompaktowy rozmiar, płyta rdzeniowa 70 * 70mm przyjmuje qseven standardową strukturę przemysłową i interfejs, transmisja sygnału i połączenie są niezwykle stabilne.szybki interfejs GTX: istnieją 2 grupy, 8 par. Maksymalna prędkość pracy każdej pary GTX interfejsy może osiągnąć więcej niż 10 Gbps. interfejs PCIE, interfejs optyczny, wszystkie rodzaje high-speed LVDS i TMDS high-speed, wielokanałowy ADC próbkowania sygnału / analogowe front-end (takich jak AFE5818). Wszystkie rodzaje Aplikacji AI o wysokiej złożoności mogą być realizowane za pomocą interfejsu PCIE, a ludzka fazowana siatka antenowa może być łatwo zastosowana za pomocą szybkiego, wielokanałowego interfejsu MULTIPLEKSUJĄCEGO ADC.
GPIO / para różnicowa po stronie PL: 46 par sygnałów różnicowych lub 106 par GPIO pochodzi z płyty głównej, 54 pary GPIO i 4 pary par różnicowych pochodzi z dolnej платы.РЅ side GPIO: Płyta główna i dolna płyta są eksportowane 4, UART i I2C mogą być łatwo realizowane.
szybki interfejs GTX: Listwy przypodłogowe występuje 1 wysokiej częstotliwości zegara i 3 kanały TXRX za pośrednictwem złącza MCX
jako ważną funkcję pomocniczą realizacji:
W FPGA_VBATT dla kodu szyfrowania AES i lotnych klawisz zapisu (które mogą osiągnąć użytkownik’s W celu ochrony własności intelektualnej)
w obwodzie RTC, aby zapewnić zegar kalendarza dla systemu (warunek konieczny do produkcji)
w xadc wejście, w sumie 2 pary różnicowego, dla zewnętrznego zmiennego akwizycji
W 1-Przewodowy nie spawane, parametry techniczne produktu) Zakres stosowania: sztuczna inteligencja: monokularowy i lornetki wizji, roboty, etc.
dla wysokiej prędkości komunikacji optycznej
dla sprzętu medycznego: wielu drgań jednostki ultradźwiękowe instrument kontroli i medyczne Endoskop system dla ludzkiego ciała i przemysłu
dla rozwoju i szkolenia do samodzielnego badania sprzętu, oprogramowania, logika inżynierów lub szybkie Przedsiębiorstwo import projektów
w zasadzie projekt rozwoju i wstępnej kontroli
W chip i
Chip
modele: xc7z035ffg676-2i, 1. 0mm odstęp, 676 Pins, przemysłowe i
ZY strony pamięci DDR3
W 1 GB/8 GB, MT41K256M16XX-125, 32 bit, 2 chipy, 533 MHz zegar, 1066mt/s przepustowość
na Pl.na pokładzie pamięci DDR3
w 1 GB/8 GB, MT41K256M16XX-125, 32 bit, 2 szt., maksymalna 1600 mln OP/s przepustowość danych
Flash
I QSPI, model s25fl256, 256mbit/32MB
Uwaga: deep_zc706 doskonale obsługuje 32MB przestrzeni rozruchowej (boot). W przypadku obrazu rozruchowego FSBL + UBOOT+KERNEL + FS + APP poza 32 MB, nadmiarowa część może być zapisana w chipie EMMC, a tryb Rozruchu QSPI jest nadal w użyciu.
z pamięci wewnętrznej na SD Chip
w 1, 8GB (płyta główna)
na zewnętrznym interfejsie
W HDMI-Out
w 1, ADV7511 kodek poprzez wyjście HDMI, Wsparcie 1080p60
w magazynie
w 1, realizowane CP2102N USB UART na płycie i
Moduł SFP+ Interfejs optyczny
Dwa, każdy może obsługiwać 10 Gb / s.Uwaga: transceivery SFP+, a nie SFP a.
USB
Dwa, 2. Aby przetestować algorytm i skuteczność widzenia monokularowego i obuocznego, stosuje się 0 protokołów i dwie odkryte kamery
w dwóch portach DVP. Ta definicja interfejsu opiera się na module OV9712, który osiąga odbiór sygnału wideo z tablicy 1280 * 800 obszarów. Uwaga: moduły mogą być zakupione i odpowiednie dane techniczne i pliki konfiguracyjne IIC są przewidziane.oświetlenie LED 1 Obwód, napęd prądu stałego, regulowany prąd. Uwaga: zewnętrzna dioda LED jest potrzebne. Jest używany do kamery w oświetleniu pomocniczym, przetwarzaniu obrazu i sterowaniu ruchem robotów itp.
PCIe
PCIE2. Znaki 0x4
w głównym panelu interfejsu < BR/>1, MXM230 qseven przemysłowe złącze
zewnętrzny interfejs karty TF
W 1
w MIO rozszerzenie portu
w 1, 4 sposób MIO rozszerzenie
i interfejs JTAG
W PL_JTAG 1 na stronie PL i ARM_PJTAG 1 na stronie PS wszystkie platformy Kabel USB interfejs z 2. 0 mm i 14 pinów standardowych.
interfejs wentylatora chłodzącego
1, Zasilacz 12V, regulowana moc wiatru
interfejs oświetlenia pomocniczego LED
1, 2 PIN, 1 potencjometr z regulacją prądu
Reset Reset
sygnał PS_SRST_B, 1
wyświetlacz LED
2-drożny PL Strona użytkownika; 2-drożny wskaźnik stanu USB; 1-sposób DONE_PL wskazania; 2-sposób fizycznego poziomu wskaźnik stanu;
dla użytkowników przełącznik
i 4 metoda wprowadzania danych
dc port wejścia
1, 12V5A
dc wyłącznik główny
1, Wsparcie 12V5A
szybka karta rozszerzeń interfejsu ВШБ
1, zapewniając 4 pary mechanizmu różnicowego, 2 pary wejście ADC różnicowy, 20 porty wejścia / wyjścia sygnałów, w tym 3. Zasilanie 3V / 5V i 4 stałe otwory
Rozmiar struktury
Płyta rdzeniowa
70*70mm (szerokość * wysokość)
podłoga
203 * 139. 7mm (szerokość * wysokość)
płyta główna + płyta podstawy + radiator
PCBA: 203 * 139. 7 * 41 mm (szerokość * wysokość * grubość)
kroki dla ilustracji:
(1) Podłącz P2 do portu USB komputera za pomocą MICROusb i zainstaluj sterownik CP210X po stronie komputera
Pobierz i zainstaluj sterownik CP210X:
Https://www-да a. firma Xilinx. com / wsparcie / dokumentacja / boards_and_kits/instalacja / ug1033-cp210x-USB-UART-zainstalować. pdf
Https://www-да a. Silabs. com / products / development-tools / software/usb-to-UART-bridge-VCP-drivers
microUSB linia łącząca: Linia Ładowania Telefonu komórkowego z systemem Android może być używana i wymagana jest funkcja przesyłania danych.
Jak otworzyć port szeregowy, Terminal, polecam krajowe oprogramowanie sscom
wybrać odpowiedni kanał szeregowy, COM CP210X formularz. . .Konfiguracja portu szeregowego protokół: 115200, N, 8, 1, nie kontrola przepływu
otworzyć ten port szeregowy i słuchać wiadomości
(2) preset VIVADO 2015. 4 oprogramowanie i SDK2015. 4
(3) potwierdzenie, że P19 jest w stanie wyłączonym
(4) Upewnij się, że standardowa karta TF została włożona. Fabryka TF karty sklepy do pobrania. plik rozruchowy bin DEEP_BIST do testowania układów UART/IIC / DDR3.
(5) Podłącz i włącz zasilacz DC 12V
(6) Ustaw P19 na ON i obserwuj PL_DONE i inne zmienne.
(7) sprawdzić podobne elementy poprzez szeregowy Terminal i związanych z nimi poleceń: IIC, UART, DDR3 pamięci Test, JTAG i lustro obciążenia, app debugowania oprogramowania (SDK środowiska), GPIO pracy i wskaźnik LED są w porównaniu do wartości wejściowych, inne(jeśli w ogóle)
(8) Jeśli powyżej nie ma problemu, Akceptacja musi zostać zatwierdzona.
(9) odłącz połączenie MICRO USB po przejściu
(10) test interfejsu GbE (opcjonalnie)
przykładowy kod i instrukcje pomocnicze/podręczniki:
Code / Engineering / documentation
Explain
Complete Development Environment under LINUX
UBANTU16. 4 + PETALINUX2015. 4 + VIVADO 2015. 4 + SDK2015. 4 + VNC (dla Win7 pracy)+QT5. 8. 0 + QT5. 4. 2 + QWT6. 1. 2, dostępne, z załącznikiem dokumentacji
W DEEP_ZC706 BEISTE
do samodzielnego testowania sprzętu i weryfikacji technicznej, gołe wykonanie kodu, debugowania, w tym projektowania, kod, rekompilacji dokumentacji, przy użyciu VIVADO i SDK pod Win7
W DEEP_ZC706 złącze PCIe
w oparciu o master-slave PCIE2. 0 i Linux + QT + środowisko wideo, projektowanie, kod, binarny i rekompilacji opis dokumentów, głównie rozwijają się w środowisku Linux.wersja sieciowa Zynq Code Instances Baodian Daquan (plik elektroniczny) + Pakiet inżynierii instancji
prawie 100 przykładów projektowania kodu, ilustracji, instalacji i korzystania z odpowiednich narzędzi opiera się na VIVADO, SDK, PETALINUX, QT, Android i innych narzędziach programistycznych.

Więcej zdjęć produktów