Płytka Rozwojowa Xilinx Fpga Spartan6 Xc6Slx16 Zawierająca Podłogowy Interfejs Ddr3

Płytka Rozwojowa Xilinx Fpga Spartan6 Xc6Slx16 Zawierająca Podłogowy Interfejs Ddr3

★★★★★
W magazynie
398,16 zł

Zamówienie

przez Aliexpress

  • Bezpieczna płatność: Visa, Mastercard i Maestro
  • Czas dostawy: 10-30 dni

Płytka Rozwojowa Xilinx Fpga Spartan6 Xc6Slx16 Zawierająca Podłogowy Interfejs Ddr3 Dane techniczne

Znak firmowy: najlepszy Sheng Song
is_customized: Tak
Test1: 4
Numer modelu: XC6SLX16
Test4: 4

Nowy użytkownik otrzymuje zwrot gotówki w wysokości 3 USD przy pierwszym zamówieniu

Zamówienie

Płytka Rozwojowa Xilinx Fpga Spartan6 Xc6Slx16 Zawierająca Podłogowy Interfejs Ddr3 Opisy

Opis dziecka
zasoby sprzętowe pokładzie rozwoju:
The 1. rdzeniem jest układ FPGA XC6SLX16-2FTG256.
2. Układ konfiguracji Flash W25Q64BV, 8 MB miejsca na dysku, a także może być używany do przechowywania danych użytkownika.
3. Cząstki pamięci DDR3 MT41J64Mxx-15E, pojemność pamięci 1Gbit (128MByte), mogą obsługiwać do głównej częstotliwości 320mhz.
4. obsługuje tryb konfiguracji JTAG i SPI, w którym tryb SPI może być kompatybilny z interfejsem X1, X2, X4.
5. płyta na aktywnym oscylatorze kwarcowym 50 MHz, obsługuje użytkownika, aby rozszerzyć zegar.
6. Rozszerzenie SO – DIMM-204pin gold finger, obsługa szybkich i / o.
7. użytkownicy mogą rozszerzyć IO o łączną kwotę 94, wywołując Złote palce.
8. niestandardowe rozszerzalne zegary w sumie 8 (które mogą tworzyć 4 pary zegarów różnicowych) spowodowane złotymi palcami.
9. interfejs konfiguracyjny i zasilanie są dostarczane z zewnątrz przez interfejs złotego palca.
10. podłoga zapewnia Ti power chip 3. 3B, 2. 5V, 1. 2V, i maksymalny prąd 3A.eksperymentalne procedury: ten rozwój pokładzie wspieranie nauki danych zawiera kod testowy dla wszystkich zasobów na pokładzie. Jako prosty dzielnik częstotliwości, cyfrowy dynamiczny wyświetlacz rury, Lampa przepływowa, dekoder i tak dalej, najciekawsze z tych danych jest napęd SDRAM(Nie Jądrowa wersja IP).eksperymentalne procedury płyty głównej obejmują: 1. Clk50M_div_1HZ za pomocą licznika podziału częstotliwości
2. counter_8bit, 8-bitowy sumator
3. DDS_WaveGen, eksperyment z generatorem sygnału DDS
4. KEY_down_detect, wykrywanie i filtrowanie kluczy i shakes
5. IO_test, IO program testowy
6. Mult_4bit, 4-bitowy mnożnik eksperyment
7. ddr3_test, DDR3 interface test
8. segment_show, eksperyment z cyfrowym wyświetlaczem lampy
9. shifter_8bit, 8-bitowy rejestr przesuwny

Więcej zdjęć produktów